| 연구목표 |
본 연구는 8인치 웨이퍼 상 TSV, 재배선층, 범프 포함한 HBM2급 test chip 요소 기술 및 개발 도금 소재 공정 개발을 목표로 함○ 고종횡비 TSV 공정 개발 - PR 선택비 확보(20:1) - Deep Si Etching 공정 조건 확보 [직경(CD) ≤ 12 um, 높이(Depth) ≥ 50 um] - Ta/Cu Seed 증착 조건 확... |
| 연구내용 |
○ 8인치 웨이퍼 상 TSV, 재배선층, 범프 통합된 HBM2급 Test chip 요소 기술 개발○ 고종횡비 TSV 공정 개발 - 10:1 이상의 PR선택비를 가진 공정 조건 최적화 - 직경 12um, Depth: 50um 의 DRIE공정 조건 확보 - TSV용 확산방지층(SiO2) 및 씨앗층(Ta/Cu) 증착 조건 최적화○ Si 두께 50 um ha... |
| 기대효과 |
○ 8인치 웨이퍼 상 공정 구현을 통한 개발 도금 소재 양산화 검증○ HBM2급 test chip 제조 기술 확보를 통한 팹리스 고객 차세대 제품 개발 평가 대응○ 국내 중소 소재 기업의 개발 도금 소재 평가를 위한 테스트 베드로 활용 가능[연구개발성과]○ 신기술 특허 확보 - 8인치 웨이퍼 미세공정 관련 특허 1건 출원○ 기술 이전 - TSV 공... |
| 키워드 |
실리콘 관통 홀,재배선층,범프,필라,솔더,도금 공정,리플로우 공정,데이지 체인 칩 |