R&D 정보

과제 상세정보

목록

CMOS 기술을 이용한 융 복합 하드웨어 기반 나노 보안기술

작성자

관리자

조회수

53

등록일

2024-05-22

사업 정보
내역사업 보호·육성분야
과제 기본정보
과제명 CMOS 기술을 이용한 융 복합 하드웨어 기반 나노 보안기술
과제고유번호 1711128178
부처명 과학기술정보통신부
시행계획 내 사업명
시행계획 내 사업유형 예산출처지역 대전광역시 사업수행지역 대전광역시
계속/신규 과제구분 신규과제
과제수행연도 2021 총연구기간 2018-09-01 ~ 2023-08-31 당해연도 연구기간 2021-03-01 ~ 2022-02-28
요약 정보
연구목표 양산에 적용되고 있는 CMOS 공정기술을 활용하여, 하드웨어 기반의 복합 방식 (수동 방식 + 능동 방식)의 보안 소자 및 기술을 개발하고자 함. 먼저, 저전력∙고신뢰성∙고집적 PUF (physically unclonable function) 기술을 개발함으로써, 선제적으로 해킹에 대응할 수 있도록 수동적 하드웨어 보안 기술을 개발하는 것을 전반부 (1~3...
연구내용 ※[하드웨어 기반 수동형 보안 소자 및 기술 개발]1차 년도: 해킹 예방을 위한 선제적 저전력 PUF 보안 소자용 CMOS 공정 및 소자기술 개발.2차 년도: PUF 소자가 선천적으로 지닌 저신뢰성 문제를 개선한 고신뢰성 PUF 보안 소자를 개발함으로써, 온도, 습도, 전자파, 방사선, 우주선 등에 대한 내구성 확보.3차 년도: MLC (multiple l...
기대효과 본 연구진은 CMOS 공정기술을 활용하여, 하드웨어 기반의 보안 기술을 개발함. 연구진은 PUF 와 같은 예방 차원에서의 하드웨어 보안 기술뿐만 아니라, 해킹으로부터 능동적으로 대응 가능한 하드웨어 보안 기술을 개발할 예정임. 이 과정에서, 하드웨어 기반의 복합적인 보안 기술 및 획기적인 보안 방법을 제시할 수 있음. 따라서 본 연구진이 개발하게 될 하드웨...
키워드 사물인터넷,하드웨어 보안,CMOS 공정,나노기술,PUF,반도체 소자
위탁/공동여부 정보
단독연구 기업 대학 국공립(연)/출연(연) 외국연구기관 기타
기술 정보
연구개발단계 개발연구 산업기술분류
미래유망신기술(6T) NT(나노기술) 기술수명주기
연구수행주체 과학기술표준분류 인공물 > 전기/전자 > 반도체소자·회로 > Si 소자
주력산업분류 적용분야 사회질서 및 안전
중점과학기술분류 과제유형
과제수행기관(업) 정보
과제수행기관(업) 정보 과제수행기관(업)명 한국과학기술원 사업자등록번호
연구책임자 소속기관명 한국과학기술원 사업자등록번호
최종학위 박사 최종학력전공 공학
사업비
국비 300,000,000 지방비(현금+현물) 0
비고