| 연구목표 |
상온에서 네 가지 조건, 1) 4-5 decade 전류영역에서 subthreshold swing (SS) 의 평균 (SSave_4-5dec) 10μA/μm, 3) 작동전압 VDD < 0.3 V, 4) n, p-type 동작을 한 트랜지스터 내에서 위의 세 조건을 만족하면서 전기적으로 제어 가능함을 동시에 만족하는 초저전력 초고성능 complementary... |
| 연구내용 |
◇ 이전 TFET의 문제점 1: SS가 60 mV/dec 미만일 때 On 상태 전류 I60가 상용화된 CMOS 트랜지스터를 대체하기 위해 필요한 값의 범위보다 크게 작음☞ 문제점 극복 방안 1 : 두께에 따라 밴드갭이 변하는 2차원 물질의 독특한 물성을 이용하여 두 물질의 결합이 아닌, 단일 2차원 물질로 HJ-TFET를 제작하여 interface 문제가 ... |
| 기대효과 |
본 연구가 성공하면 CMOS를 대체할 수 있는 차세대 초저전력 (ultra-low power) Complementary TFET를 개발하게 되어, 국내·외 비메모리 반도체 시장을 주도하는 기술 개발에 토대를 마련하게 된다. 특히 대한민국 반도체 산업의 약점인 비메모리 반도체 분야의 미래를 선도할 핵심 기술을 제공하고, 산업 및 경제에 큰 파급력을 지닐 것으... |
| 키워드 |
저전력 트랜지스터,터널 트랜지스터,흑린,전이금속 디칼코게나이드,단일물질 이종접합,무어 법칙 |