연구목표 |
o 최종목표 데이터의 전주기 프라이버시를 보장하고 동시에 암호화된 데이터 상의 연산을보장하는 양자내성 암호 기술에 부합하는 특성을 지닌 고속 암호연산 처리를 위한 큰 연산워드크기(최대 4096비트/워드) 체계에 최적화된 FHE(Fully Homomorphic Encryption) 전용 SoC 개발과 이를 탑재한 FHE 가속기 그리고 고속 암호DB 질의연산... |
연구내용 |
o 큰 연산워드크기 기반 FHE 가속기 HW IP 개발과 ASIC 시제품 제작 - (1차년) 가변구조 LAWS FHE 가속기 요구사항 분석∙정의 - (1차년) 가변구조 LAWS FHE 가속기 ALU 구조 설계 및 검증 - (1차년) 높은 연산 부하를 낮출 HW구현 적합 FHE 알고리즘 설계 - (1차년) LAWS FHE 가속기 설계 검증용 F... |
기대효과 |
(1) 기술적 측면 - 데이터 암호화는 데이터 활용 과정에서 발생 가능한 개인 정보 유출을 근본적으로 해결하기 위한 원천 기술로 여겨지고 있지만, 최근까지 암호화에 따른 데이터 처리 지연 등 효과성 측면에서 성능 저하 문제가 해결되기 전까지는 실 서비스 환경에 적용이 어려웠으나, 본 과제의 성과물을 적용하자면 이런 문제를 극복하여... |
키워드 |
암호 데이터베이스 질의처리,암호데이터 연산 고속처리,완전동형암호 전용칩,완전동형암호 하드웨어 가속기,큰 연산워드 하드웨어 가속 |