연구목표 |
o 최종목표 - 임베디드 시스템 악성코드 탐지·복원을 위한 RISC-V 기반 보안 CPU 아키텍처 설계/검증 기술 개발과 핵심 IPR에 대한 사실표준화 및 실증o End Product - RISC-V 기반 보안 CPU 아키텍처 설계/검증 기술 (HW/SW) - 보안 전용 프로세서 기반 악성코드 탐지 기술, HW(칩) - 시스템 악성코드 공격에... |
연구내용 |
o RISC-V 기반 취약점·공격 탐지 기능 설계o OS 커널 수준의 취약점·공격 대응 기능 설계o 컴파일러와 라이브러리 등 SW 개발 환경 확장 설계o 임베디드 제약을 고려한 격리 정책 인코딩 및 적용 기법 연구o 개별 SW 컴포넌트간 격리 메커니즘 연구o 격리 정책 모듈 관리 및 컴포넌트간 스위칭을 위한 ISA 확장 연구o 수행 흐름 무결성 검증을 위한... |
기대효과 |
o RISC-V 기반 경량 및 응용 프로세서 보안 아키텍처 확장 설계 및 검증을 통한 차년도 구현 내용 확립o 취약점·공격 탐지를 위한 컴파일러와 라이브러리 확장 설계를 통한 차년도 구현 내용 확립o OS 커널 수준의 취약점·공격 대응 기능 설계를 통한 차년도 구현 내용 확립o 암호·해시 연산 및 PUF 인증 기반 보안 전용 프로세서 구현을 통한 차년도 ... |
키워드 |
RISC V,보안 CPU,소프트웨어 취약점,악성코드,임베디드 시스템 |