| 연구목표 |
본 연구자가 ISSCC'22에서 발표하였던 기술 (현 세계 최고 성능)의 지터 성능을 30% 이상 개선하고 프랙셔널 스퍼 성능을 5dBc 이상 낮추어 256QAM과 같은 고성능 반도체의 노이즈 기준을 만족시키는 동시에 상용화를 위해 lock time, calibration time을 줄이고자 합니다.고성능 반도체의 엄격한 노이즈 기준으로 인하여, 많은 실리... |
| 연구내용 |
면적 효율적인 링 오실레이터 기반 디지털 클락 생성기가 고성능 반도체에서 상용화하기 위해서는 빠른 위상 교정 및 빠른 디지털 교정을 필요로 합니다. Proportional path 의 loop fliter-gain이 클수록, lock time은 줄어드나, freqeuncy acquisition (PLL Lock) 이후 달성 가능한 지터 성능이 열화됩니다. ... |
| 기대효과 |
본 연구를 통하여 CMOS 공정을 이용한 초광대역, 초저잡음 신호를 생성하는 기술을 개발함으로써 5/6G 통신의 핵심 반도체 기술 선점을 가능합니다. FR1 band (5G), Legacy band와 NR band의 고성능 통신용 초광대역 PLL을 (LC 오실레이터 기반 아날로그 PLL을 대체하여) 링 오실레이터 기반 디지털 PLL로 구현 가능함에 따라,... |
| 키워드 |
LO 신호 생성기,차세대 모바일 통신,초저잡음 신호 생성기,빠른 위상 교정,빠른 디지털 교정,분수형 위상 교 |