R&D 정보

과제 상세정보

목록

반도체소자 웨이퍼의 두께 80마이크로미터 이하급 고효율 박형화(thinning)를 위한 백그라인딩 공정용 웨이퍼 전면 보호코팅소재 및 공정개발

작성자

관리자

조회수

61

등록일

2024-05-21

사업 정보
내역사업 2021년도 산연 Collabo R&D사업(사업화R&D) 시행계획 공고
과제 기본정보
과제명 반도체소자 웨이퍼의 두께 80마이크로미터 이하급 고효율 박형화(thinning)를 위한 백그라인딩 공정용 웨이퍼 전면 보호코팅소재 및 공정개발
과제고유번호 1425154317
부처명 중소벤처기업부
시행계획 내 사업명
시행계획 내 사업유형 예산출처지역 대전광역시 사업수행지역 대전광역시
계속/신규 과제구분 신규과제
과제수행연도 2021 총연구기간 2021-06-01 ~ 2023-05-31 당해연도 연구기간 2021-06-01 ~ 2022-05-31
요약 정보
연구목표 - 물질간 계면에너지 및 탄성계수 조절 기술을 통한 두께 80마이크로미터 이하급 고효율 웨이퍼 백그라인딩 공정을 위한 웨이퍼 전면 패시베이션(보호) 소재와 공정기술 개발 및 평가 - 소자 웨이퍼 박형화(thinning)를 위한 액상출발 백그라인딩 코팅 소재 개발 및 평가
연구내용 - 전단응력 저항성 및 수월한 박리성 확보를 통해 백그라인딩 안정성과 수율 상향 및 잔유물 최소화를 유도할 수 있는 웨이퍼 전면 패시베이션(보호) 소재와 공정기술 개발 및 평가 - 비용적, 시간적 경쟁력을 확보할 수 있는 새로운 액상출발 형태의 웨이퍼 백그라인딩용 전면 패시베이션(보호) 소재와 공정기술 개발 및 평가 - 코팅 전단접착 강도 : 0.7MPa ...
기대효과 - 제품화 -- 가역 본딩-디본딩 신소재를 이용한 2.5D/3D IC 반도체 웨이퍼 백 그라인딩용 다목적 캐리어 필름 및 웨이퍼 백 그라인딩 전후공정설계는 반도체 후 공정에서 필수화 되어가는 소자 웨이퍼 thnining의 수요를 충족하는데 필수적으로 활용될 수 있음-- 궁극적인 목표는 기존에 사용되던 장치 요소에서 발생했던 낮은 수율 및 균일도를 당사의...
키워드 반도체소자,박형화,백그라인딩,전면보호코팅소재,전면보호코팅공정
위탁/공동여부 정보
단독연구 기업 대학 국공립(연)/출연(연) 외국연구기관 기타
기술 정보
연구개발단계 개발연구 산업기술분류
미래유망신기술(6T) NT(나노기술) 기술수명주기
연구수행주체 과학기술표준분류 인공물 > 재료 > 고분자재료 > 특수기능성 소재기술
주력산업분류 적용분야 기타 산업
중점과학기술분류 과제유형
과제수행기관(업) 정보
과제수행기관(업) 정보 과제수행기관(업)명 (주)나노인 사업자등록번호
연구책임자 소속기관명 (주)나노인 사업자등록번호
최종학위 박사 최종학력전공 공학
사업비
국비 101,400,000 지방비(현금+현물) 0
비고